首页> 外文期刊>IEEE Micro >The Mips R10000 superscalar microprocessor
【24h】

The Mips R10000 superscalar microprocessor

机译:Mips R10000超标量微处理器

获取原文
获取原文并翻译 | 示例
           

摘要

The Mips R10000 is a dynamic, superscalar microprocessor that implements the 64-bit Mips 4 instruction set architecture. It fetches and decodes four instructions per cycle and dynamically issues them to five fully-pipelined, low-latency execution units. Instructions can be fetched and executed speculatively beyond branches. Instructions graduate in order upon completion. Although execution is out of order, the processor still provides sequential memory consistency and precise exception handling. The R10000 is designed for high performance, even in large, real-world applications with poor memory locality. With speculative execution, it calculates memory addresses and initiates cache refills early. Its hierarchical, nonblocking memory system helps hide memory latency with two levels of set-associative, write-back caches.
机译:Mips R10000是动态超标量微处理器,实现了64位Mips 4指令集体系结构。它每个周期获取和解码四个指令,然后将它们动态地发布给五个完全流水线的低延迟执行单元。可以推测性地在分支之外获取和执行指令。指示按顺序毕业。尽管执行顺序混乱,但是处理器仍然提供顺序的内存一致性和精确的异常处理。 R10000专为高性能而设计,即使在内存局部性较差的大型现实应用中也是如此。通过推测执行,它可以计算内存地址并尽早启动缓存重新填充。它的分层,无阻塞的内存系统通过两个级别的组关联写回缓存帮助隐藏内存延迟。

著录项

  • 来源
    《IEEE Micro》 |1996年第2期|P.28-41|共14页
  • 作者

    Yeager K.C.;

  • 作者单位
  • 收录信息 美国《科学引文索引》(SCI);美国《工程索引》(EI);
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类 计算机的应用;
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号