首页> 外文期刊>IEEE Micro >Resilient Chip Multiprocessors with Mixed-Grained Reconfigurability
【24h】

Resilient Chip Multiprocessors with Mixed-Grained Reconfigurability

机译:具有混合粒度可重构性的弹性芯片多处理器

获取原文
获取原文并翻译 | 示例
           

摘要

This article presents a chip multiprocessor (CMP) design that mixes coarse- and fine-grained reconfigurability to increase core availability of safety-critical embedded systems in the presence of hard errors. The authors conducted a comprehensive design-space exploration to identify the granularity mixes that maximize CMP fault tolerance and minimize performance and energy overheads. The authors added fine-grained reconfigurable logic to a coarse-grained sparing approach. Their resulting design can tolerate 3 times more hard errors than core redundancy and 1.5 times more than any other purely coarse-grained solution.
机译:本文介绍了一种芯片多处理器(CMP)设计,该设计混合了粗粒度和细粒度的可重新配置性,以在存在硬错误的情况下提高安全关键型嵌入式系统的核心可用性。作者进行了全面的设计空间探索,以找出可最大程度提高CMP容错能力并最小化性能和能耗的粒度混合。作者在粗粒度的备用方法中添加了细粒度的可重新配置逻辑。他们最终的设计所能承受的硬错误比核心冗余多3倍,比其他任何纯粗粒度解决方案高1.5倍。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号