首页> 外文期刊>ETRI journal >Systematic Design of High-Resolution High-Frequency Cascade Continuous-Time Sigma-Delta Modulators
【24h】

Systematic Design of High-Resolution High-Frequency Cascade Continuous-Time Sigma-Delta Modulators

机译:高分辨率级联连续时间Sigma-Delta调制器的系统设计

获取原文
获取原文并翻译 | 示例
           

摘要

This paper introduces a systematic top-down and bottom-up design methodology to assist the designer in the implementation of continuous-time (CT) cascade sigma-delta (Σ△) modulators. The salient features of this methodology are (a) flexible behavioral modeling for optimum accuracy-efficiency trade-offs at different stages of the top-down synthesis process, (b) direct synthesis in the continuous-time domain for minimum circuit complexity and sensitivity, (c) mixed knowledge-based and optimization-based architectural exploration and specification transmission for enhanced circuit performance, and (d) use of Pareto-optimal fronts of building blocks to reduce re-design iterations. The applicability of this methodology will be illustrated via the design of a 12-bit 20 MHz CT Σ△ modulator in a 1.2 V 130 nm CMOS technology.
机译:本文介绍了一种系统的自上而下和自下而上的设计方法,以帮助设计人员实现连续时间(CT)级联sigma-delta(Σ△)调制器。这种方法的主要特点是(a)灵活的行为模型,以便在自上而下的合成过程的不同阶段获得最佳的精度-效率的权衡;(b)在连续时域内进行直接合成,以最小化电路复杂性和灵敏度, (c)基于知识和基于优化的混合架构探索和规范传输,以增强电路性能;以及(d)使用帕累托最优构建基块来减少重新设计迭代。这种方法的适用性将通过采用1.2 V 130 nm CMOS技术的12位20 MHz CTΣ△调制器的设计来说明。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号