...
首页> 外文期刊>Elektronika >System kryptograficzny w układzie FPGA z szyfrowaniem strumieniowo-blokowym opartym na cyfrowym generatorze chaotycznym
【24h】

System kryptograficzny w układzie FPGA z szyfrowaniem strumieniowo-blokowym opartym na cyfrowym generatorze chaotycznym

机译:FPGA中基于数字混沌发生器的具有流块加密的密码系统

获取原文
获取原文并翻译 | 示例

摘要

This paper presents results of studies on the implementation of integrated cryptographic system combining an initial stream ciphering with block ciphering based on the AES algorithm. A novel architecture of fast, single-chip cryptosystem using pipelined AES engines combined with the initial stream cipher based on the digital chaos generator is proposed. The throughput of the system implemented in the Virtex 5 FPGA equals to 17.07 Mbps, and is much better than reported so far for the other low-cost, 8-bit FPGA-based architectures. This cryptosystem can be used in mobile electronic equipment for secure, real-time transmission of digital signals, including audio-video applications.%W artykule przedstawiono wyniki badań nad systemem kryptograficznym łączącym szyfr blokowy AES pracujący potokowo oraz strumieniowy wykorzystujący generator chaotyczny. System zaimplementowany w układzie FPGAVirtex 5 ma przepustowość równą 17,07 Mbps, czym wyróżnia się spośród innych znanych 8-bitowych rozwiązań. Zaproponowane rozwiązanie może być używane w systemach mobilnych dla zabezpieczenia transmisji w czasie rzeczywistym, w tym strumieni danych audio-video.
机译:本文介绍了基于AES算法将初始流加密与分组加密相结合的集成密码系统实现的研究成果。提出了一种基于流水线AES引擎结合基于数字混沌发生器的初始流密码的快速单芯片密码系统的新架构。在Virtex 5 FPGA中实现的系统吞吐量等于17.07 Mbps,比迄今为止针对其他低成本,基于8位FPGA架构的报告要好得多。此密码系统可用于移动电子设备中,以安全,实时地传输数字信号,包括音频视频应用。%W artykule przedstawiono wynikibadańnad systemem系统可靠性FPGAVirtex 5 maprzepustowośćrówną17,07 Mbps,czymwyróżniasięspośródinnych znanych 8-bitowychrozwiązań。 Zaproponowanerozwiązaniemożebyćużywanew systemach mobilnych dla zabezpieczenia transmisji w czasie rzeczywistym和tym strumieni danych音频视频。

著录项

  • 来源
    《Elektronika 》 |2010年第12期| p.22-255| 共5页
  • 作者

    PAWEŁ DĄBAL; RYSZARD PEŁKA;

  • 作者单位

    Wojskowa Akademia Techniczna, Wydział Elektroniki, Warszawa;

    Wojskowa Akademia Techniczna, Wydział Elektroniki, Warszawa;

  • 收录信息
  • 原文格式 PDF
  • 正文语种 pol
  • 中图分类
  • 关键词

    chaos; kryptografia; AES; FPGA;

    机译:混沌;rypto AES;现场可编程门阵列;

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号