...
首页> 外文期刊>Electronics Letters >Efficient integrated AES crypto-processor architecture for 8-bit stream cipher
【24h】

Efficient integrated AES crypto-processor architecture for 8-bit stream cipher

机译:用于8位流密码的高效集成AES密码处理器架构

获取原文
获取原文并翻译 | 示例
           

摘要

Adoption of the Advanced Encryption Standard (AES) as a symmetric encryption algorithm for numerous applications requires a low cost and low power design. Presented is a new 8-bit stream cipher architecture core for an application specific integrated circuit AES crypto-processor. The chip area and power are optimised along with high throughput. It is implemented in a 130nm CMOS process and supports both encryption and decryption using 128-bit keys with a throughput of 0.05 Gbit/s (at 100 MHz clock). This design utilises 3152 gate equivalents including an on-the-fly key scheduling unit along with 4.23 W/MHz power consumption. Compared to other 8-bit implementations, the proposed design achieves a smaller chip size along with higher throughput and lower power dissipation.
机译:对于许多应用而言,采用高级加密标准(AES)作为对称加密算法需要低成本和低功耗的设计。提出了一种针对专用集成电路AES密码处理器的新型8位流密码体系结构核心。优化了芯片面积和功耗,并提高了吞吐量。它以130nm CMOS工艺实现,并使用128位密钥同时支持加密和解密,吞吐量为0.05 Gbit / s(在100 MHz时钟下)。该设计利用了3152个门等效电路,包括一个动态密钥调度单元以及4.23 W / MHz功耗。与其他8位实现方案相比,该设计方案实现了更小的芯片尺寸以及更高的吞吐量和更低的功耗。

著录项

  • 来源
    《Electronics Letters》 |2012年第23期|p.1456-1457|共2页
  • 作者

    Ahmad N.; Rezaul Hasan S.M.;

  • 作者单位

    Center for Res. in Analog & VLSI Microsyst. Design, Massey Univ., Auckland, New Zealand;

  • 收录信息
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号