首页> 外文期刊>Elektronik Industrie >Mikroprozessor-Entwicklungssystem unterstützt mit Trace 32 Multicore-Designs bis 48 Cores
【24h】

Mikroprozessor-Entwicklungssystem unterstützt mit Trace 32 Multicore-Designs bis 48 Cores

机译:微处理器开发系统通过Trace支持多达32个多核设计和48个核

获取原文
获取原文并翻译 | 示例
       

摘要

Lauterbach unterstützt mit seinem Trace 32 ICD die Mips64-Prozessorfamilie Octeon Ⅲ von Cavium. Diese Prozessorfamilie Octeon III basiert auf der Mips64-Architektur und ist ein Multicore-Design mit bis zu 48 Cores. Sie ist speziell für den Einsatz in Netzwerk-, Kommunikations- und Di-gital-Home-Applikationen konzipiert. Die ICs lassen sich mit einer Taktfrequenz von bis zu 2,5 GHz betreiben. Durch die Cavium In-terconnect Architecture können mehrere Octeon HI-CPUs zu einem einzelnen logischen High- Performance-Prozessor zusammen geschaltet werden. Das bestehende Trace 32 Power-Debug-System für die Mips64-Familie bietet den Anwendern des Octeon III ein High-Speed-Interface für den gesamten Debug-Prozess einschließlich Code-Download, Flash-Programmierung und Sour-ce-Code-Debugging.
机译:Lauterbach的Trace 32 ICD支持Cavium的Mips64处理器家族OcteonⅢ。该处理器系列Octeon III基于Mips64架构,是具有多达48个内核的多核设计。它是专为网络,通信和数字家庭应用而设计的。这些IC的时钟频率最高可达2.5 GHz。借助Cavium互连架构,可以将多个Octeon HI CPU连接在一起以形成一个逻辑高性能处理器。现有的Mips64系列Trace 32电源调试系统为Octeon III用户提供了整个调试过程的高速接口,包括代码下载,闪存编程和源代码调试。

著录项

  • 来源
    《Elektronik Industrie》 |2012年第4期|p.75|共1页
  • 作者

  • 作者单位
  • 收录信息
  • 原文格式 PDF
  • 正文语种 ger
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号