...
首页> 外文期刊>IFAC PapersOnLine >Enhanced Architecture of FIR Filters Using Block Memories
【24h】

Enhanced Architecture of FIR Filters Using Block Memories

机译:使用块存储器的FIR滤波器的增强架构

获取原文

摘要

The paper presents an enhanced architecture of finite impulse response digital filters. The proposed architecture contains one multiply-accumulate unit and random access memory to store data. The architecture utilizes serial calculation to achieve minimum requirements on area. The architecture is suitable for implementation in application specific integrated circuits and field programmable gate arrays. The main advantages of the architecture are higher operating frequency, lower power consumption and smaller area utilization in particular cases.
机译:本文提出了一种有限脉冲响应数字滤波器的增强架构。所提出的体系结构包含一个乘法累加单元和随机存取存储器以存储数据。该架构利用串行计算来达到最小的面积要求。该体系结构适合于在专用集成电路和现场可编程门阵列中实施。该架构的主要优点是在特定情况下具有较高的工作频率,较低的功耗和较小的面积利用率。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号