...
【24h】

Fault Tolerant Design for Magnetic Memories

机译:磁存储器的容错设计

获取原文
   

获取外文期刊封面封底 >>

       

摘要

This study presents a Fault Tolerant memory cores based on the property of Component Reusability, a method for Fault Tolerance for content addressable memories. The memories used in the design are 256, 512, 1024 and 2048 bytes. The fault is injected into the circuitry operation by using Automatic Test Pattern Generators (ATPGs). The design has been implemented in Cadence 90 nm technology and tested with Fault Injection Circuits and ATPG effectiveness was found out to be 100% at a frequency of 500 MHZ.
机译:这项研究提出了一种基于组件可重用性的容错存储核心,一种针对内容可寻址内存的容错方法。设计中使用的存储器为256、512、1024和2048字节。通过使用自动测试码型发生器(ATPG)将故障注入到电路操作中。该设计已在Cadence 90 nm技术中实施,并已通过故障注入电路进行了测试,发现ATPG在500 MHZ频率下的有效性为100%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号