首页> 外文期刊>ETRI journal >Design of High-Speed CAVLC Decoder Architecture for H.264/AVC
【24h】

Design of High-Speed CAVLC Decoder Architecture for H.264/AVC

机译:用于H.264 / AVC的高速CAVLC解码器体系结构设计

获取原文
           

摘要

In this paper, we propose hardware architecture for a high-speed context-adaptive variable length coding (CAVLC) decoder in H.264. In the CAVLC decoder, the codeword length of the current decoding block is used to determine the next input bitstreams (valid bits). Since the computation of valid bits increases the total processing time of CAVLC, we propose two techniques to reduce processing time: one is to reduce the number of decoding steps by introducing a lookup table, and the other is to reduce cycles for calculating the valid bits. The proposed CAVLC decoder can decode 1920×1088 30 fps video in real time at a 30.8 MHz clock.
机译:在本文中,我们为H.264中的高速上下文自适应可变长编码(CAVLC)解码器提出了硬件架构。在CAVLC解码器中,当前解码块的码字长度用于确定下一个输入位流(有效位)。由于有效位的计算会增加CAVLC的总处理时间,因此我们提出了两种减少处理时间的技术:一种是通过引入查找表来减少解码步骤的数量,另一种是减少用于计算有效位的周期。 。提出的CAVLC解码器可以在30.8 MHz时钟下实时解码1920×1088 30 fps视频。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号