...
首页> 外文期刊>Electronic Colloquium on Computational Complexity >Lower Bounds for (Non-monotone) Comparator Circuits
【24h】

Lower Bounds for (Non-monotone) Comparator Circuits

机译:(非单调)比较器电路的下界

获取原文

摘要

Comparator circuits are a natural circuit model for studying the concept of bounded fan-out computations, which intuitively corresponds to whether or not a computational model can make "copies" of intermediate computational steps. Comparator circuits are believed to be weaker than general Boolean circuits, but they can simulate Branching Programs and Boolean formulas. In this paper we prove the first superlinear lower bounds in the general (non-monotone) version of this model for an explicitly defined function. More precisely, we prove that the n -bit Element Distinctness function requires (( n log n ) 3 2 ) size comparator circuits.
机译:比较器电路是用于研究有界扇出计算概念的自然电路模型,它直观地对应于计算模型是否可以“复制”中间计算步骤。比较器电路被认为比一般的布尔电路要弱,但是它们可以模拟分支程序和布尔公式。在本文中,我们证明了该模型的一般(非单调)版本中第一个超线性下限,用于一个明确定义的函数。更准确地说,我们证明了n位元素区别函数需要((n log n)3 2)大小的比较器电路。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号