...
首页> 外文期刊>IEEE Design & Test of Computers Magazine >Functionally testable path delay faults on a microprocessor
【24h】

Functionally testable path delay faults on a microprocessor

机译:微处理器上功能上可测试的路径延迟故障

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

The impact of delay defects on these functionally untestable paths on overall circuit performance involves identification of such paths determining the achievable path delay fault coverage and reducing the subsequent test generation effort. The experimental results for two microprocessors (Parwan and DLX) indicate that a significant percentage of structurally testable paths are functionally untestable.
机译:延迟缺陷对这些功能上无法测试的路径对整体电路性能的影响涉及确定此类路径,从而确定可实现的路径延迟故障覆盖率,并减少后续测试生成的工作量。两个微处理器(Parwan和DLX)的实验结果表明,很大一部分结构上可测试的路径在功能上是不可测试的。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号