首页> 外文期刊>IEEE Transactions on Consumer Electronics >A System on a Chip Architecture of an H.264/AVC Coprocessor for DVB-H and DMB Applications
【24h】

A System on a Chip Architecture of an H.264/AVC Coprocessor for DVB-H and DMB Applications

机译:用于DVB-H和DMB应用的H.264 / AVC协处理器的片上系统架构

获取原文
获取原文并翻译 | 示例
       

摘要

The new DVB-H standard allows broadcasting of audio/video content to mobile terminals. Such devices underlie severe restrictions concerning processing load and power consumption. The most computational intensive and therewith most power consuming part of such terminals is the decoding of the H.264/AVC video datastream. We present optimization strategies for software-based H.264/AVC video decoding as well as the architecture of an H.264/AVC decoding companion chip with specialized coprocessors, which targets the above mentioned restrictions.
机译:新的DVB-H标准允许向移动终端广播音频/视频内容。这样的设备在处理负荷和功耗方面受到严格的限制。这些终端中最耗费计算能力并因此最耗电的部分是H.264 / AVC视频数据流的解码。我们提出了针对基于软件的H.264 / AVC视频解码的优化策略,以及针对上述限制的具有专用协处理器的H.264 / AVC解码伴侣芯片的体系结构。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号