机译:低更新率锁相环的设计及其在OFDM系统中的载波跟踪中的应用
Faculty of Engineering, Department of Electrical Engineering Systems, Tel Aviv University, Tel Aviv 69 978, Israel;
carrier tracking; loop design; low rate digital PLL; orthogonal frequency division multiplexing (OFDM); phase locked loop (PLL); synchronization;
机译:时变等离子体鞘层对TT&C载波跟踪系统锁相环锁定条件的影响
机译:采用具有可编程环路带宽和集成SPDT的锁相环的50/150/200 kbps低功耗FSK收发器设计,适用于IEEE 802.15.4g应用
机译:使用具有可编程环路带宽和集成SPDT的锁相环的50/150/200 kbps低功耗FSK收发器的设计,适用于IEEE 802.15.4g应用
机译:使用注入分频器电路和生物医学应用集成系统的24 GHz频段低功率锁相环的芯片设计
机译:千兆位速率光接收器和数字锁频环的设计和实现,用于基于锁相环的应用。
机译:用有限元和应变分析对脉冲锁相环脉冲锁相循环系统的脉冲锁相环系统评价
机译:低更新率锁相环的设计及其在OFDm系统载波跟踪中的应用
机译:多速率数字滤波器组在宽带全数字锁相环设计中的应用