...
首页> 外文期刊>Communications, IET >Activity-driven optimised bus-specific-clock-gating for ultra-low-power smart space applications
【24h】

Activity-driven optimised bus-specific-clock-gating for ultra-low-power smart space applications

机译:活动驱动的优化总线专用时钟门控,用于超低功耗智能空间应用

获取原文
获取原文并翻译 | 示例
           

摘要

Power consumption is the most important issue in circuit design nowadays, and clock gating is the most widely used technique to reduce the dynamic power at register transfer level. The traditional clock gating style using an XOR gate to generate a gated clock was proposed but has not been well studied. It can be extended to multiple flip-flops easily but the power performance is not optimal. In this study, the authors propose a fine-grained activity-driven optimised bus-specific-clock-gating for ultra-lowpower smart spaces applications, which can selectively choose qualified flip-flops to be gated based on their output switching activities to optimise the power. This technique has been experimented on ISCAS??89 benchmark circuits, and average power can be reduced by 19.21%.
机译:功耗是当今电路设计中最重要的问题,时钟门控是减少寄存器传输级动态功耗的最广泛使用的技术。提出了使用XOR门生成门控时钟的传统时钟门控方式,但尚未进行深入研究。它可以轻松扩展到多个触发器,但是电源性能不是最佳的。在这项研究中,作者提出了一种针对超低功耗智能空间应用的细粒度活动驱动的优化总线专用时钟门控,它可以根据其输出开关活动有选择地选择合格的触发器进行选通,以优化功率。该技术已经在ISCAS ?? 89基准电路上进行了实验,平均功率可以降低19.21%。

著录项

  • 来源
    《Communications, IET》 |2011年第17期|p.2501-2508|共8页
  • 作者

    Li L.; Choi K.;

  • 作者单位

    Electrical and Computer Engineering, Illinois Institute of Technology;

  • 收录信息
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号