...
首页> 外文期刊>IEEE Transactions on Circuits and Systems for Video Technology >Architectural design of a bi-level image high speed codec
【24h】

Architectural design of a bi-level image high speed codec

机译:双层图像高速编解码器的建筑设计

获取原文
获取原文并翻译 | 示例

摘要

This paper describes a very high speed coding and decoding processor, ImPC (image pipeline codec), which can be applied to an image document retrieval system and a facsimile apparatus because it includes the redundancy reduction coding algorithms: MH (modified Huffman), MR (modified Read), and MMR (modified MR). The ImPC architecture combines pipeline and parallel processing. The ImPC contains a resolution conversion unit, a DMA controller, a 1636×16-bit data RAM, and a microprogram controller with a 3 K×48-bit program ROM, as well as a specific encoder and decoder for MH, MR, and MMR. The ImPC chip is fabricated using 1.2 micron CMOS technology, integrating about 480,000 transistors on a 9.69 mm×10.15 mm die. Experimental results show that the ImPC processes black and white bi-level image data within 2 cycles/pixel. A typical A4 size office document is processed in 0.22 sec including resolution conversion
机译:本文介绍了一种非常高速的编解码处理器ImPC(图像管线编解码器),由于它包含减少冗余的编码算法:MH(改进的霍夫曼),MR(可以用于图像文档检索系统和传真设备),修改的读取)和MMR(修改的MR)。 ImPC体系结构结合了流水线和并行处理。 ImPC包含一个分辨率转换单元,一个DMA控制器,一个1636×16位数据RAM和一个带有3 K×48位程序ROM的微程序控制器,以及用于MH,MR和MH的专用编码器和解码器。 MMR。 ImPC芯片采用1.2微米CMOS技术制造,在9.69毫米×10.15毫米的芯片上集成了约480,000个晶体管。实验结果表明,ImPC在2个周期/像素内处理黑白双层图像数据。典型的A4尺寸办公文件在0.22秒内处理完毕,包括分辨率转换

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号