首页> 美国卫生研究院文献>other >FPGA Simulation Engine for Customized Construction of Neural Microcircuits
【2h】

FPGA Simulation Engine for Customized Construction of Neural Microcircuits

机译:FPGA仿真引擎用于神经微电路的定制构造

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

In this paper we describe an FPGA-based platform for high-performance and low-power simulation of neural microcircuits composed from integrate-and-fire (IAF) neurons. Based on high-level synthesis, our platform uses design templates to map hierarchies of neuron model to logic fabrics. This approach bypasses high design complexity and enables easy optimization and design space exploration. We demonstrate the benefits of our platform by simulating a variety of neural microcircuits that perform oscillatory path integration, which evidence suggests may be a critical building block of the navigation system inside a rodent’s brain. Experiments show that our FPGA simulation engine for oscillatory neural microcircuits can achieve up to 39× speedup compared to software benchmarks on commodity CPU, and 232× energy reduction compared to embedded ARM core.
机译:在本文中,我们描述了一种基于FPGA的平台,用于由集成点火(IAF)神经元组成的神经微电路的高性能和低功耗仿真。基于高级综合,我们的平台使用设计模板将神经元模型的层次结构映射到逻辑结构。这种方法绕过了较高的设计复杂性,并使优化和设计空间探索变得容易。我们通过模拟执行振荡路径整合的各种神经微电路来证明我们平台的优势,这表明这可能是啮齿动物大脑内部导航系统的关键组成部分。实验表明,与商用CPU上的软件基准相比,我们的用于振荡神经微电路的FPGA仿真引擎可实现高达39倍的加速,与嵌入式ARM内核相比,可将能耗降低232倍。

著录项

  • 期刊名称 other
  • 作者

    Hugh T. Blair; Jason Cong; Di Wu;

  • 作者单位
  • 年(卷),期 -1(2013),-1
  • 年度 -1
  • 页码 229
  • 总页数 24
  • 原文格式 PDF
  • 正文语种
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号