首页> 美国卫生研究院文献>Sensors (Basel Switzerland) >A 12-Gb/s Stacked Dual-Channel Interface for CMOS Image Sensor Systems
【2h】

A 12-Gb/s Stacked Dual-Channel Interface for CMOS Image Sensor Systems

机译:用于CMOS图像传感器系统的12 Gb / s堆叠双通道接口

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

We propose a dual-channel interface architecture that allocates high and low transition-density bit streams to two separate channels. The transmitter utilizes the stacked drivers with charge-recycling to reduce the power consumption. The direct current (DC)-coupled receiver front-end circuits manage the common-mode level variations and compensate for the channel loss. The tracked oversampling clock and data recovery (CDR), which realizes fast lock acquisition below 1 baud period and low logic latency, is shared by the two channels. Fabricated in a 65-nm low-power complementary metal-oxide semiconductor (CMOS) technology, the dual-channel transceiver achieves 12-Gb/s data rate while the transmitter consumes 20.43 mW from a 1.2-V power supply.
机译:我们提出了一种双通道接口体系结构,该体系结构将高和低转换密度位流分配给两个单独的通道。发射器利用堆叠的驱动器进行电荷回收,以降低功耗。直流(DC)耦合的接收器前端电路管理共模电平变化并补偿信道损耗。跟踪过采样时钟和数据恢复(CDR)由两个通道共享,该时钟和数据恢复(CDR)在1个波特率周期以下实现了快速锁定获取,并且逻辑延迟低。双通道收发器采用65 nm低功耗互补金属氧化物半导体(CMOS)技术制造,可实现12 Gb / s的数据速率,而发送器通过1.2 V电源消耗的功耗为20.43 mW。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号