首页> 中文期刊> 《山西电子技术》 >基于ARM+FPGA的千兆以太网测试仪的设计与实现

基于ARM+FPGA的千兆以太网测试仪的设计与实现

         

摘要

提出了一种基于ARM9处理器与FPGA实现千兆以太网测试仪的方案.在分析阐述仪表现状的基础上详细介绍了系统的硬件实现,并给出了基于Windows.CE操作系统实现网络数据处理与报告应用程序的结构框架.

著录项

  • 来源
    《山西电子技术》 |2008年第4期|19,22|共2页
  • 作者

    孙瑛琪; 邱绍峰; 张治中;

  • 作者单位

    重庆邮电大学通信网与测试技术重点实验室,重庆,400065;

    重庆邮电大学通信网与测试技术重点实验室,重庆,400065;

    重庆邮电大学通信网与测试技术重点实验室,重庆,400065;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TP393.11;
  • 关键词

    千兆以太网; ARM; FPGA; Windows.CE;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号