首页> 中文期刊> 《电力电子技术》 >三相降压型PFC时延补偿的预测算法研究

三相降压型PFC时延补偿的预测算法研究

         

摘要

在采用数字信号处理器(DSP)处理功率因数校正(PFC)电路控制环路信号时,主要有3个环节的延时:控制环路采样延时、DSP计算延时、PWM波产生延时.时延会减少环路带宽并降低环路稳定性,需加以补偿.以一种三相降压型PFC为例,讨论电流内环时延对电路稳定性的影响.研究线性预测和Smith预测两种时延补偿的预测算法,并通过仿真对两种方法进行对比.最后通过10 kW样机验证线性预测算法的鲁棒性和有效性.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号