首页> 中文期刊> 《集成电路与嵌入式系统 》 >1553B容错解码器对抗干扰的可信赖性改进

1553B容错解码器对抗干扰的可信赖性改进

             

摘要

通过1553B通信协议各种解码器设计方案讨论了引起协议可信赖性不足的硬件的三个原因:没有对干扰的容错设计,拖尾电压超过输入下限以及缺少过0位置的修正能力。所以解码器容错能力的提高是改善1553B通信协议可信赖性的关键。文中介绍了容错解码器中对抗干扰的部分:将每8slot组成两个半位HB1和HB2。采用这种方法,在半位中连续干扰宽度为3slot的可以排除掉,宽度小的干扰累加小于3时也可滤除掉。对于增频的1553B芯片(例如2Mbps以上),这是更加重要的可信赖性改进。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号