首页> 中文期刊> 《微计算机信息》 >基于FPGA的可重构智能仪器设计

基于FPGA的可重构智能仪器设计

         

摘要

传统测试仪器普遍存在生产出来后普通用户难以改变其相对固定的功能,无法满足多样性的测量.基于此本文开发了基于FPGA的可重构智能仪器,利用SOPC Builder软件在FPGA中嵌入了NiosⅡ处理器系统,采用可重构的应用框架技术利用HAL系统库进行软件设计.解决了由于测试对象复杂、测试设备多、测试资源利用率低所造成的测试系统的生产、维修成本过高,资源浪费等问题.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号