首页> 中文期刊> 《西安电子科技大学学报》 >实时图像采集及边缘提取ASIC设计

实时图像采集及边缘提取ASIC设计

         

摘要

建造图像系统追求的是数据吞吐量和处理速度,为了提高实时性,一些关键的功能必须用VLSI硬件来实现.作者研制的IAAp系统可以完成图像的采集和处理.文中着重介绍了系统中的板级方案以及其中的ASIC设计.具体电路采用FPGA的形式来实现,共计使用了一块2000门和两块4200门的芯片来完成256×256×8位、512×512×8位图像的采集和线图像边缘提取等功能.系统的联试是成功的.该方案的优点在于印制板简化,实时性提高,可靠性改善,具有可扩充性和可移植性.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号