首页> 中文期刊> 《电子科技大学学报》 >芯片动态门限静态功耗的优化技术

芯片动态门限静态功耗的优化技术

             

摘要

提出了一种双阈值电压的动态门限静态功耗优化算法.该算法通过直接统计电路门级节点的松弛裕度,利用静态时序分析其最大松弛裕度及邻节点松弛裕度特征,区分电路中的关键与非关键节点并分步调整其相应的阈值电压,从而有效地实现了对CMOS电路静态功耗的优化设计.基于ISCA85基准实验电路集,采用该技术和以往的算法进行了对比验证.结果表明,该算法在不降低静态功耗优化效率的同时,优化时间缩短了95%以上,适合于超大规模电路静态功耗优化.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号