首页> 中文期刊> 《军事通信技术》 >单芯片高速LVDS接收器设计与实现

单芯片高速LVDS接收器设计与实现

         

摘要

文章提出了一种符合IEEE Std.1596.3-1996标准,适用于片间高速低压差分信号LVDS(Low Voltage Differential Signal)传输的接收器芯片设计方案,有效地解决了传统的接口电路在低电源电压低功耗的条件下无法满足高速数字信号传输的问题。方案采用新型的轨到轨折叠式共源共栅前置预放大器拓展了接收器的共模范围以及独立的电流源电路为系统提供偏置并通过CSMC 0.5μm工艺流片,在各个工艺角下对接收器芯片进行了直流分析、交流分析和瞬态分析。仿真结果表明,此芯片满足设计指标,在共模电平为±1V的误差范围内,具有100mV的阈值迟滞,最高数据传输速率大于200 Mbps。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号