...
机译:Sub-ns唤醒时间开-关可切换LVDS驱动器-接收器芯片I / O焊盘对,用于在AER位串行链路中节省速率相关的功耗
IMSE-CNM-CSIC, Sevilla, Spain;
Address event representation (AER); LVDS drivers; Manchester encoding; asynchronous circuits; asynchronous communications; event-driven processing; low voltage differential signaling (LVDS); neuromorphic circuits and systems; serial AER; serial interchip communication;
机译:1.5 ns的OFF / ON开关时间电压模式LVDS驱动器/接收器对,用于异步AER位串行芯片网格链接,可节省多达40倍的事件速率相关功耗
机译:事件驱动的位串行LVDS芯片间AER链接的即时启动容错曼彻斯特编码串行器/解串器方案
机译:用于可扩展神经形态系统的商用FPGA上具有流控制和时钟校正功能的高速位串行双向LVDS链路上的多个AER握手通道
机译:适用于地址事件多芯片系统的时钟少,超低功耗位串行LVDS链路
机译:使用共形映射,有限差分时域和腔谐振器方法对片上和封装配电网络中的同时开关噪声建模。
机译:0.35μm的亚ns唤醒时间可开关的LVDS驱动器-接收器芯片I / O焊盘对,用于在AER位串行链路中节省速率相关的功耗