首页> 中文期刊>计算机研究与发展 >基于FPGA实现的星载SAR实时成像系统研究

基于FPGA实现的星载SAR实时成像系统研究

     

摘要

针对星载SAR实时成像处理的研究目前主要集中在实时成像运算器(SAR processor),而未见到实时成像系统(SAR imaging system)的研究,提出了一种CS算法的星载SAR实时成像系统的体系结构,并基于FPGA实现了原型系统,该体系结构可以自主完成星载SAR实时成像,并具有良好的可扩展性,利用模拟信号源和高速数据记录仪对原型系统验证,1个信号处理单元在50MHz工作频率下,约11s内完成16384×16384个样本的星载雷达原始数据的成像处理,用4个信号处理单元就可达到为PRF为2000Hz的星载SAR的1:1实时成像要求.

著录项

  • 来源
    《计算机研究与发展》|2007年第3期|497-502|共6页
  • 作者单位

    中国科学院计算技术研究所空间信息处理技术实验室,北京,100080;

    中国科学院研究生院,北京,100049;

    中国科学院计算技术研究所空间信息处理技术实验室,北京,100080;

    中国科学院研究生院,北京,100049;

    中国科学院计算技术研究所空间信息处理技术实验室,北京,100080;

    中国科学院研究生院,北京,100049;

    中国科学院计算技术研究所空间信息处理技术实验室,北京,100080;

    中国科学院研究生院,北京,100049;

    中国科学院计算技术研究所空间信息处理技术实验室,北京,100080;

    中国科学院计算技术研究所空间信息处理技术实验室,北京,100080;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 计算技术、计算机技术;
  • 关键词

    星载SAR; 实时成像系统; FPGA; CS算法;

  • 入库时间 2022-08-18 04:54:31

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号