首页> 中文期刊> 《电子科技》 >基于高速数模转换器的通用雷达信号模拟器的设计

基于高速数模转换器的通用雷达信号模拟器的设计

         

摘要

针对雷达设计调试困难的问题,提出一种通用雷达信号模拟器的设计方案,以一个FPGA和两个高速DA芯片为核心,另外配置大容量存储器.目标及环境数据采用DDS方法产生或通过外部接口加载,再经过DAC输出雷达回波信号,供雷达信号处理机调试使用,文中给出了模拟器应用实例.

著录项

  • 来源
    《电子科技》 |2008年第1期|21-24|共4页
  • 作者单位

    西安电子科技大学,雷达信号处理国家重点实验室,陕西,西安,710071;

    西安电子科技大学,雷达信号处理国家重点实验室,陕西,西安,710071;

    西安电子科技大学,雷达信号处理国家重点实验室,陕西,西安,710071;

    西安电子科技大学,雷达信号处理国家重点实验室,陕西,西安,710071;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 模拟信号处理;
  • 关键词

    雷达信号模拟器; FPGA; DAC; CPCI;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号