首页> 中文期刊> 《微电子学》 >一种流水线A/D转换器Multi-bit级增益误差校正方法

一种流水线A/D转换器Multi-bit级增益误差校正方法

         

摘要

提出了一种用于流水线A/D转换器multi-bit级增益误差校正的方法及其实现方案。该方法应用改进冗余位结构,通过在其子DAC输出端引入伪随机信号测量级间增益;利用此估计值在后台进行增益误差补偿。为了验证设计,对12位流水线ADC进行系统模拟,当首级有效精度为3位,且相对增益误差为±2%时,经校正后,INL均为0.16LSB,DNL分别为0.13LSB和0.14LSB,SFDR和SNDR分别提高35dB和16dB。分析表明,该方法能有效补偿multi-bit级增益偏大或偏小的误差,进而实现增益误差校正,且不会降低ADC转换范围和增加额外的比较器。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号