首页> 中文期刊> 《计算机学报》 >FPGA+DSP异构视频处理系统中基于SRIO的数据高效传输方法

FPGA+DSP异构视频处理系统中基于SRIO的数据高效传输方法

         

摘要

数据传输一直是影响嵌入式视频系统实时处理能力的关键环节.随着视频应用的多路化和高清化,混合多处理器结构已成为嵌入式视频处理系统的主要发展趋势,异构处理器之间数据的高效传输对系统性能的影响变得比以前更加突出.文中针对FPGA+ DSP异构视频处理系统中的数据传输问题,在分析处理器结构和视频数据格式特征的基础上,提出了一种基于高速串行接口SRIO(Serial Rapid I/O)的数据高效传输方法.该方法分别以FPGA、DSP作为系统的传输、处理核心,在FPGA处理器上采用视频三分量数据重组方法并使用包头信息较小的SRIO流写事务SWRITE(Streaming Write),简化视频传输格式的同时提高了SRIO视频数据包的传输效率;在DSP处理器上通过预定义接收端数据存储单元和采用简洁的SRIO门铃事务(DOORBELL)应答机制,节约了DSP在传输过程中的时间开销.实验结果表明,文中设计的SRIO高效传输方法在占用较少的FPGA资源的条件下传输速度达理论值的81%以上.

著录项

  • 来源
    《计算机学报》 |2015年第6期|1119-1130|共12页
  • 作者单位

    北京航空航天大学计算机学院数字媒体北京市重点实验室 北京 100191;

    北京航空航天大学计算机学院数字媒体北京市重点实验室 北京 100191;

    北京航空航天大学计算机学院数字媒体北京市重点实验室 北京 100191;

    北京航空航天大学计算机学院数字媒体北京市重点实验室 北京 100191;

    北京航空航天大学计算机学院数字媒体北京市重点实验室 北京 100191;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 在其他方面的应用;
  • 关键词

    FPGA+DSP; 视频数据; SRIO; 高效传输;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号