首页> 中文期刊>高技术通讯 >40Gbps甚短距离并行光传输系统接收电路的设计与实现

40Gbps甚短距离并行光传输系统接收电路的设计与实现

     

摘要

给出了符合OIF-VSR5规范的40Gbps甚短距离光传输系统接收电路的设计与实现.该接收电路实现简单,由一片转换芯片及光接收模块构成.其特点是充分利用现场可编程门阵列(FPGA)内嵌的高速收发器成功实现了16×2.488Gbps和12×3.318Gbps信号的发送和接收,并且在一片FPGA上实现了诸如时钟数据恢复、串/并转换、帧同步、通道对齐、12-16路映射等全部功能.基于二分查找法的帧同步电路则大大提高了转换芯片的工作速度.Signaltap II逻辑分析仪的测试结果表明接收电路工作正常,性能良好.在此基础上,给出了VSR5实验系统的点到点测试方法,通过12通道垂直腔面发射激光器并行接收模块和7m 12芯多模带状光纤,将发送电路与接收电路相连,实现了OC768/STM-256 40Gbps的点到点测试,测试结果表明系统误码率小于10-12.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号