首页> 中文期刊>中国集成电路 >Memory及其controller芯片I/O测试(上篇)

Memory及其controller芯片I/O测试(上篇)

     

摘要

1 DDR总线的设计、调试和验证在计算机架构中,DDR作为程序运算的动态存储器,面对如高性能计算、图形计算、移动计算、工业应用等领域的要求,发展出DDR4,以及用于图形计算的GDDR5,HBM2,面向移动计算的低功耗LPDDR4等标准。处理器的运算速度越来越快,DDR的性能也要求越来越高,明显的趋势是DDR总线工作频率持续提升,DDR4达到3.2 GT/s.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号