首页> 中文期刊>计算机应用研究 >含有快速进位链的FPGA布局系统研究

含有快速进位链的FPGA布局系统研究

     

摘要

为了使FPGA(field grogrammable gate array)布局系统能够处理含有快速进位链及IP(intellectual property)核的复杂电路,在模拟退火算法的基础上,提出一种新的FPGA布局算法.该算法对含有快速进位链和不含快速进位链的电模块分别构造和调用不同的评价函数.以此来优化布局系统,实验结果表明,此布局系统与最具代表性的VPR(versatile place and route)布局系统相比增加了处理进位链和IP核功能,提高了布局系统性能.

著录项

  • 来源
    《计算机应用研究》|2009年第12期|4638-4641|共4页
  • 作者单位

    中国科学院,电子学研究所,可编程芯片与系统研究室,北京,100190;

    中国科学院,研究生院,北京,100039;

    中国科学院,电子学研究所,可编程芯片与系统研究室,北京,100190;

    中国科学院,电子学研究所,可编程芯片与系统研究室,北京,100190;

    中国科学院,电子学研究所,可编程芯片与系统研究室,北京,100190;

    中国科学院,电子学研究所,可编程芯片与系统研究室,北京,100190;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 信息处理(信息加工);
  • 关键词

    布局系统; 进位链; 评价函数; 模拟退火;

  • 入库时间 2023-07-24 18:55:13

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号