首页> 中文期刊> 《电子技术应用》 >第三代可编程逻辑器件:高密EPLD

第三代可编程逻辑器件:高密EPLD

             

摘要

高密EPLD采用UVCMOS工艺,其集成规模远大于普通GAL。目前规模最大的EPLD每片含5000只等效逻辑门,可擦写万次以上。加上异步时钟,异步清零,独立的I/O端及独立的反馈通道,觖发器隐埋功能,或门的组合运用等优点,使得它的使用更加灵活,适应性更强,等效门的利用率高,成为现代逻辑ASIC设计的最佳选择之一。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号