首页> 中文期刊> 《中国原子能科学研究院年报》 >基于FPGA的同步触发时序系统设计

基于FPGA的同步触发时序系统设计

         

摘要

时序系统中同步触发输出多道相互独立可调的脉冲信号,用于驱动触发加速器的电子枪、调制器、微波功率放大器等,使其工作同步。传统触发多由信号源和分离元件的模拟电路组成,存在精度低、可调性差和易受干扰等缺点。为使系统具有良好的可控性和高精度控制效果,采用可编程片上系统实现一种可编程硬件的同步定时触发系统。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号