首页> 中文期刊> 《航空计算技术》 >高安全电子设备中RAM测试算法的设计与实现

高安全电子设备中RAM测试算法的设计与实现

         

摘要

为了满足航空高安全电子设备领域的高可靠性和高安全性,解决内存故障给系统带来的不稳定性,针对内存的故障类型和典型的内存测试场景,设计出一种按数据总线、地址总线、存储单元划分功能电路,以总线宽度(字或双字)为测试基准,结合字内组合故障测试码的RAM测试算法.算法通过设置测试步进量调整存储单元测试地址的跨越幅度,满足不同测试场景对测试时间的需求.通过在一些型号项目的上电检测、内存故障定位等应用场景中的验证,算法的时间性能、错误检测率和可配置性等均能满足要求.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号