首页> 中文期刊> 《电子学报》 >FPGA可编程逻辑单元时序功能的设计实现

FPGA可编程逻辑单元时序功能的设计实现

         

摘要

本文主要研究高性能FPGA可编程逻辑单元中分布式RAM和移位寄存器两种时序功能的设计实现方法.运用静态Latch实现分布式RAM的写入同步,以降低对时序控制电路的要求;为克服电荷共享问题,提出通过隔断存储单元之间通路的方法实现移位寄存器.以含两个四输入LUT(Look Up Table)的多功能可编程逻辑单元为例,详细说明电路的设计思路以及实现方法.研究表明,本文提出的方法可以简化对时序控制电路的设计要求,克服电荷共享问题,减少芯片面积.

著录项

  • 来源
    《电子学报》 |2008年第8期|1480-1484|共5页
  • 作者单位

    复旦大学专用集成电路与系统国家重点实验室,上海,200433;

    复旦大学专用集成电路与系统国家重点实验室,上海,200433;

    复旦大学专用集成电路与系统国家重点实验室,上海,200433;

    复旦大学专用集成电路与系统国家重点实验室,上海,200433;

    复旦大学专用集成电路与系统国家重点实验室,上海,200433;

    复旦大学专用集成电路与系统国家重点实验室,上海,200433;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 中国;
  • 关键词

    FPGA可编程逻辑单元; 分布式RAM; 移位寄存器;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号