University of Southern California.;
机译:高性能CMOS IBM S / 390并行企业服务器G4微处理器的电路设计技术
机译:用于120MHz RISC微处理器的3.3V BiCMOS电路技术
机译:在计算上为65-NM CMOS中的性能调节子阈值微处理器的最小总能量跟踪
机译:使用Drowsy Cache和MTCMOS技术进行单相能量恢复寄存器,用于泄漏减少
机译:低功耗模拟,数字和混合信号CMOS集成电路设计技术。
机译:使用基于二极管连接的CMOS晶体管的UHF微功率CMOS整流器的射频能量采集系统
机译:使用Drowsy Cache和mTCmOs技术实现泄漏减少的单相能量恢复寄存器