首页> 中文学位 >低轨卫星通信中的LTE下行同步FPGA设计
【6h】

低轨卫星通信中的LTE下行同步FPGA设计

代理获取

目录

声明

插图索引

表格索引

符号对照表

缩略语对照表

第一章 绪论

1.1研究背景与意义

1.2 LTE下行同步算法与实现研究现状

1.3本文的主要工作和内容安排

第二章 LTE系统下行同步理论基础

2.1数据帧结构

2.2时频资源

2.3同步信号

2.4下行链路的接收过程

2.5下行同步的一般流程

2.6本章小结

第三章 下行同步算法方案设计

3.1低轨卫星通信的信道环境和挑战

3.2定时估计算法和整数倍频偏估计算法

3.3 CP类型检测算法

3.4小数倍频偏估计算法

3.5 SSS检测算法

3.6适用于低轨卫星通信的LTE下行同步算法方案

3.7本章小结

第四章 下行同步FPGA设计

4.1顶层模块

4.2数据的缓存与读取

4.3 PSS检测模块

4.4 CP检测模块

4.5频偏补偿模块

4.6定时调整模块

4.7 OFDM解调模块

4.8 SSS检测模块

4.9方案验证

4.10 本章小结

第五章 总结与展望

5.1总结

5.2展望

参考文献

致谢

作者简介

展开▼

著录项

  • 作者

    王晗;

  • 作者单位

    西安电子科技大学;

  • 授予单位 西安电子科技大学;
  • 学科 电子与通信工程
  • 授予学位 硕士
  • 导师姓名 秦浩,冯桂福;
  • 年度 2019
  • 页码
  • 总页数
  • 原文格式 PDF
  • 正文语种 中文
  • 中图分类 计算技术、计算机技术;
  • 关键词

    低轨卫星通信; 行同步;

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号