首页> 中文学位 >面向IMT-2020的宽带射频收发机SoC芯片研究与设计
【6h】

面向IMT-2020的宽带射频收发机SoC芯片研究与设计

代理获取

目录

声明

第1章 绪论

1.1研究背景及意义

1.2 IMT-2020候选频段

1.3宽带干扰抑制收发机的研究现状

1.4宽带波束成形相控阵收发机的研究现状

1.5论文研究的主要内容和组织结构

参考文献

第2章 宽带射频收发机芯片抗干扰技术研究

2.1本章引论

2.2抗干扰技术

2.2.1抗干扰技术思想

2.2.2抗干扰典型基本单元电路

2.3扰阻塞及自干扰抑制收发机

2.3.1抗阻塞接收机

2.3.2邻近信道FDD/Co-Existence及全双工(FD)收发机

2.4波束成形相控阵收发机

2.4.1波束成形相控阵收发机系统结构分析

2.4.2Hybrid MIMO

2.5小结

参考文献

第3章 宽带自干扰抑制收发机SoC芯片研究与设计实现

3.1本章引论

3.2系统分析

3.2.1基于频率选择并联-串联反馈的自干扰抑制收发机

3.2.2系统需求分析

3.3系统架构

3.3.1接收机架构

3.3.2发射机架构

3.4接收机关键模块设计

3.4.1干扰抑制低噪声放大器

3.4.2接收模拟基带

3.5发射机关键模块设计

3.5.1发射模拟基带

3.5.2上混频器

3.5.3 RF-PGA

3.5.4双转单电路(D2S)

3.5.5驱动放大器

3.6频率综合器设计

3.6.1频率综合器的设计考虑及架构

3.6.2 VCO设计

3.6.3高速二分频器及可编程分频器设计

3.6.4 PFD、CP设计

3.6.5数字电路模块设计

3.6.6频率综合器测试结果

3.7收发机芯片测试

3.7.1接收机性能测试

3.7.2发射机性能测试

3.7.3收发机的干扰抑制性能测试

3.7.4收发机测试结果总结及对比

3.8小结

参考文献

第4章 宽带波束成形相控阵收发机芯片研究与设计实现

4.1本章引论

4.2系统架构

4.2.1接收机架构

4.2.2发射机架构

4.2.3频率综合器架构

4.3 6-bit矢量合成移相器

4.3.1射频移相器结构选取

4.3.2 6-bit移相器电路设计

4.3.3移相器测试

4.4宽带低噪声放大器

4.4.1低噪声放大器电路设计

4.4.2低噪声放大器测试

4.5宽带功率放大电路

4.5.1电路设计

4.5.2功率放大电路测试

4.6相控阵收发芯片系统集成及测试

4.7小结

参考文献

第5章 总结与展望

5.1论文的主要工作

5.2论文的主要创新点

5.3展望

致谢

攻读博士学位期间取得的成果

展开▼

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号