首页> 中文学位 >基于SoC的通用存储控制器IP核的分析与设计
【6h】

基于SoC的通用存储控制器IP核的分析与设计

代理获取

目录

文摘

英文文摘

声明

第一章 绪论

第二章 存储器工作原理的分析概述

第三章 SoC的系统设计和IP的设计规范

第四章 SDRAM控制器的设计

第五章 仿真结果与应用实例

第六章 结论

致谢

参考文献

攻读硕士期间取得的研究成果

展开▼

摘要

存储控制器是系统接口单元中连接处理器和内存的一个重要模块,随着处理器技术的发展,双核甚至多核系统的实现已经成为可能,存储控制器性能的好坏直接影响到处理器处理数据能力的强弱,成为制约系统性能改善的瓶颈问题。另一方面,面对内存纷繁芜杂的控制逻辑和时序要求,设计高效的存储控制器实现处理器和内存的透明接口成为系统设计人员所面临的一个关键问题。因此,设计实现满足以上相关要求的存储控制器成为设计人员的一项艰巨任务。 本文的研究从存储技术的基本原理出发,分析了各种存储技术的实现方法和控制逻辑,然后根据SoC技术和IP核设计规则,分析了设计SDR SDRAM控制器IP核所要解决的问题和实现方法。最后,详细介绍了存储控制器IP核的设计方案,包括各个模块具体实现方法,以及仿真波形和分析结果。 本文的主要贡献和创新点: 1.给出了一种较好的适用于不同容量的SDR SDRAM的通用存储控制器的实现方案; 2.给出了实现存储控制器IP核的优化状态机设计方案; 3.设计实现了自有的存储控制器IP核,成功的嵌入到整个SoC系统中。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号