首页> 中文学位 >一款DSP硬核中加法器的全定制设计
【6h】

一款DSP硬核中加法器的全定制设计

代理获取

摘要

加法器是高性能微控制器、数字信号处理器非常重要的运算部件。高性能的加法器除了用于数学运算外,还在加密、图像、语音等信号处理领域起着着非常重要的作用。加法器性能的优劣直接影响着整个系统的速度,对芯片的工作主频有很大的影响。因此,设计并优化加法器的结构将提高整个系统的速度、降低面积和功耗等。
   本文对加法器的理论进行了较为深入的研究,在此基础上实现了一个用于一款FPGA中DSP硬核的3输入48位加法/减法器的专用模块。结构方面,对三组48位的输入采用3:2压缩并与输入进位和加减控制信号组合使逻辑运算简化成两组48位数;48位加法器的设计通过比较分析采用了基于选择进位的混合树型的结构,该结构通过计算阶数为4的组进位输出来选择输出正确的结果。底层逻辑多采用CPL电路来实现具体电路。设计完成后,使用NC_Verilog,Nanosim分别对该专用模块进行了功能仿真和验证,验证结果表明该模块能够达到预期设计目标。

著录项

  • 作者

    刘骁;

  • 作者单位

    西安电子科技大学;

  • 授予单位 西安电子科技大学;
  • 学科 软件工程
  • 授予学位 硕士
  • 导师姓名 马佩军,傅啟攀;
  • 年度 2012
  • 页码
  • 总页数
  • 原文格式 PDF
  • 正文语种 中文
  • 中图分类 TP332.21;
  • 关键词

    选择进位加法器; 数字信号处理器; 全定制设计;

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号