文摘
英文文摘
声明
1绪论
1.1无线电定距技术概述
1.2伪码调相体制的优越性
1.3伪码调相定距系统的工作原理
1.4论文工作和各章的主要内容
2伪随机码的特性及其产生
2.1 m序列的基本理论
2.1.1 m序列的特性
2.1.2 m序列的自相关函数和功率谱
2.2 m序列伪码定距性能分析
2.3 m序列参数的选择
2.3.1码元宽度的选择
2.3.2伪码周期的选择
2.3.3码字频率的选择
2.4 m序列发生器设计
2.4.1 Xilinx公司XC9500系列CPLD概述
2.4.2 m序列发生器实现
2.5本章小结
3伪码调相定距系统频率源设计
3.1频率合成技术的概况
3.2锁相环的基本原理
3.3环路相位噪声分析
3.4锁相环的瞬态响应
3.5频率源电路设计
3.5.1锁相频率合成芯片ADF4360-0
3.5.2环路滤波器设计
3.5.3频率源的硬件实现
3.6本章小结
4伪码调相定距系统调制电路设计
4.1伪码调相信号调制原理
4.1.1 m序列调相信号的功率谱密度
4.2伪码调相定距系统调制电路设计
4.2.1电平转换电路的设计
4.2.2伪码调相信号的实现
4.3本章小结
5伪码调相定距系统解调电路设计
5.1伪码调相信号解调原理
5.2直接下变频电路的设计
5.2.1直接下变频器AD8347概述
5.2.2自动增益控制电路(AGC)的设计
5.3放大与整形电路的设计
5.4功率放大器AD8353
5.5解调电路硬件实现
5.6高速PCB板设计
5.7本章小结
6伪码调相定距系统相关器设计
6.1相关器的理论及结构设计
6.1.1模拟式相关器
6.1.2数字式相关器
6.1.3极性重合相关器
6.1.4横向滤波器构成的数字相关器
6.2 m序列数字相关器设计
6.2.1本地延迟m序列产生
6.2.2数字相关器设计
6.3 CPLD在设计和调试中应注意的问题
6.4本章小结
结束语
致谢
参考文献
南京理工大学;