文摘
英文文摘
声明
第1章绪论
1.1引言
1.2课题背景、意义及技术简介
1.3课题来源及论文内容安排
第2章浮标通信节点工作原理
2.1概述
2.2浮标分系统组成
2.2.1浮标组成及功能框图
2.2.2浮标通信节点组成和原理
2.3通信指标及数据量
2.4无线电通信协议
2.4.1网络地址的分配
2.4.2纠错及差错控制技术
2.5通信系统同步的实现
2.6本章小结
第3章浮标通信节点硬件设计
3.1硬件设计与调试
3.2直接扩频序列通信电台
3.2.1概述
3.2.2直接序列扩频
3.2.3直接序列扩频电台
3.3 GPS 接收机
3.3.1概述
3.3.2 GPS 接收机
3.4现场可编程逻辑器件 (FPGA)
3.4.1概述
3.4.2 FPGA 的基本结构
3.4.3 EPF10K30E 性能和使用
3.5数字信号处理器 (DSP)
3.5.1 DSP 性能及使用
3.5.2多通道缓冲串口(McBSP)
3.5.3 DMA 控制器
3.5.4 MMC/SD卡控制器
3.5.5 DSP 程序的加载
3.6 SD(Secure Digital Memory)卡
3.6.1概述
3.6.2 SD 卡原理与设计
3.7本章小结
第4章浮标通信节点软件设计
4.1软件总体概述
4.2 FPGA 软件
4.2.1概述
4.2.2功能模块的设计
4.3 DSP 主控软件
4.3.1概述
4.3.2主程序的设计
4.3.3中断服务程序设计
4.3.4功能类子程序设计
4.4本章小结
第5章湖试实验
5.1湖试实验综述
5.2本章小结
结论
参考文献
致谢
附录