声明
1 绪 论
1.1 研究背景及意义
1.2 国内外发展现状
1.3 主要研究内容
2 有限状态机的电路进化设计一般方法
2.1 有限状态机一般结构
2.2 有限状态机中组合逻辑模块的电路进化设计研究
2.2.1 笛卡尔遗传规划
2.2.2 基于输出分解的组合逻辑模块电路进化算法
2.2.3 基于输入投影分解的组合逻辑模块电路进化算法
2.3 基于FPGA在线进化硬件平台构建
2.3.1 基于VRC-FPGA的电路进化硬件平台一般结构
2.3.2 组合逻辑电路进化设计虚拟可重构电路VRC模块
2.4 本章小结
3 基于状态分解的有限状态机电路进化设计
3.1 基本原理
3.2 基于状态分解有限状态机电路进化设计硬件平台构建
3.2.1 基于状态分解有限状态机的状态转换模块
3.2.2 基于状态分解有限状态机电路进化设计算法流程
3.3 基于状态分解的ADC采样控制有限状态机电路进化原理
3.3.1 ADC0809采样控制有限状态机的工作原理
3.3.2 ADC0809采样控制电路状态分解
3.3.3 基于状态分解的ADC采样控制有限状态机结构
3.4 有限状态机ADC采样控制实验研究
3.5 本章小结
4 基于冗余修复技术的有限状态机电路进化设计
4.1适应度函数Stalling effect现象
4.2 电路进化修复技术
4.2.1 电路进化修复技术基本原理
4.2.2 电路进化修复技术资源占用分析
4.2.3 利用“或非”门改进修复技术
4.3 基于冗余修复的电路进化技术
4.3.1 冗余修复的电路进化技术基本原理
4.3.2 基于冗余修复技术的进化算法流程
4.4 基于冗余修复的AD转换控制电路进化实验研究
4.5 本章小结
5 结 论
5.1 总结
5.2 展望
参考文献
致谢
攻读学位期间取得的科研成果清单