首页> 外文会议>VLSI circuits and systems IV >ESL flow for a hardware H.264/AVC decoder using TLM-2.0 and high level synthesis: a quantitative study
【24h】

ESL flow for a hardware H.264/AVC decoder using TLM-2.0 and high level synthesis: a quantitative study

机译:使用TLM-2.0和高级综合的硬件H.264 / AVC解码器的ESL流程:定量研究

获取原文
获取原文并翻译 | 示例

摘要

The present paper describes an Electronic System Level (ESL) design methodology which was established and employed in the creation of a H.264/AVC baseline decoder. The methodology involves the synthesis of the algorithmic description of the functional blocks that comprise the decoder, using a high level synthesis tool. Optimization and design space exploration is carried out at the algorithmic level before performing logic synthesis. Final, post-place and route implementation results show that the decoder can operate at the target frequency of 100 MHz and meet real time requirements for QCIF frames.
机译:本文介绍了一种电子系统级(ESL)设计方法,该方法已建立并用于创建H.264 / AVC基线解码器。该方法包括使用高级综合工具对构成解码器的功能块的算法描述进行综合。在执行逻辑综合之前,在算法级别执行优化和设计空间探索。最终,放置后和路线的实现结果表明,解码器可以在100 MHz的目标频率下运行,并满足QCIF帧的实时要求。

著录项

  • 来源
    《VLSI circuits and systems IV》|2009年|73630K.1-73630K.12|共12页
  • 会议地点 Dresden(DE)
  • 作者单位

    Institute for Applied Microelectronics (IUMA), University of Las Palmas of Gran Canaria, 35017 Las Palmas de Gran Canaria, Spain;

    Institute for Applied Microelectronics (IUMA), University of Las Palmas of Gran Canaria, 35017 Las Palmas de Gran Canaria, Spain;

    Institute for Applied Microelectronics (IUMA), University of Las Palmas of Gran Canaria, 35017 Las Palmas de Gran Canaria, Spain;

    Institute for Applied Microelectronics (IUMA), University of Las Palmas of Gran Canaria, 35017 Las Palmas de Gran Canaria, Spain;

    Institute for Applied Microelectronics (IUMA), University of Las Palmas of Gran Canaria, 35017 Las Palmas de Gran Canaria, Spain;

  • 会议组织
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类 大规模集成电路、超大规模集成电路;
  • 关键词

    ESL; SystemC; TLM-2.0; high-level synthesis; logic synthesis; FPGA;

    机译:ESL; SystemC; TLM-2.0;高级综合逻辑综合现场可编程门阵列;

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号