【24h】

A Cost Model for Partial Dynamic Reconfiguration

机译:部分动态重新配置的成本模型

获取原文
获取原文并翻译 | 示例

摘要

In this paper we present a new approach to minimize costs for partial dynamic reconfiguration of FPGAs. First, we develop a gen eral Module Transition Model (MTM). In the MTM the reconfiguration is modeled at the granularity of reconfigurable resources, hence the model can take advantage of the partially identical configurations. The MTM targets both, minimum reconfiguration time and data. After it, the MTM is used at two diffent levels: (1) We apply the MTM to minimize binary configuration data, i.e. to generate cost efficient bitstreams for reconfig urable systems. It is shown how our model relates to previously estab lished reconfiguration techniques. The improvements in reconfiguration time and bitstream size are demonstrated on an example. (2) We apply the MTM for high level designs, as the model also provides a measure for the similarity of reconfigurable circuits. The model describes in detail, which circuit elements are static and which need to be reconfigured. We use the model to derive a cost function in a high level synthesis tool to derive an allocation with minimal reconfiguration costs.
机译:在本文中,我们提出了一种新方法,可将FPGA的部分动态重新配置的成本降至最低。首先,我们开发一个通用模块转换模型(MTM)。在MTM中,以可重配置资源的粒度对重配置进行建模,因此该模型可以利用部分相同的配置。 MTM的目标是最小的重新配置时间和数据。之后,MTM在两个不同的级别上使用:(1)我们应用MTM来最小化二进制配置数据,即为可重新配置的系统生成具有成本效益的比特流。它显示了我们的模型与先前建立的重新配置技术之间的关系。在一个示例中演示了重新配置时间和比特流大小的改进。 (2)我们将MTM应用于高级设计,因为该模型还提供了可重配置电路相似性的度量。该模型详细描述了哪些电路元件是静态的,哪些需要重新配置。我们使用该模型在高级综合工具中得出成本函数,从而以最小的重新配置成本得出分配。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号