首页> 外文会议>Systems, Signals and Devices, 2009. SSD '09 >Hardware architecture for H.264/AVC intra 16×16 frame processing
【24h】

Hardware architecture for H.264/AVC intra 16×16 frame processing

机译:H.264 / AVC内部16×16帧处理的硬件架构

获取原文

摘要

In this paper, we present an efficient H.264 / AVC intra 16times16 frame coder system. The system achieves real-time performance for video conference applications. The INTRA 16times16 is composed by intra 16times16 prediction, integer transform, quantization AC, inverse quantization AC, quantization DC, hadamard, inverse quantization DC, and inverse integer transform. The proposed hardware is implemented in VHDL. The VHDL RTL code works at 160 MHz in an Altera Stratix II FPGA and it code 129 Mpixels per second. This work will be used as an intellectual property (IP) integrated in H.264/AVC encoder.
机译:在本文中,我们提出了一种高效的H.264 / AVC帧内16×16帧编码器系统。该系统可实现视频会议应用程序的实时性能。 INTRA 16×16由16×16内部预测,整数变换,量化AC,逆量化AC,量化DC,哈达玛德,逆量化DC和逆整数变换组成。拟议的硬件在VHDL中实现。 VHDL RTL代码在Altera Stratix II FPGA中的工作频率为160 MHz,每秒编码129 Mpixels。这项工作将用作集成在H.264 / AVC编码器中的知识产权(IP)。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号