首页> 外文会议>International Symposium on Low Power Electronics and Design >Dual-V/sub T/ SRAM cells with full-swing single-ended bit line sensing for high-performance on-chip cache in 0.13 /spl mu/m technology generation
【24h】

Dual-V/sub T/ SRAM cells with full-swing single-ended bit line sensing for high-performance on-chip cache in 0.13 /spl mu/m technology generation

机译:双v / sub T / SRAM电池,具有全摇摆单端位线感测,用于0.13 / SPL MU / M技术生成中的高性能片上缓存

获取原文

摘要

Comparisons among different dual-V/sub T/ design choices for a large on-chip cache with single-ended sensing show that the design using a dual-V/sub T/ cell and low-V/sub T/ peripheral circuits is the best, and provides 10% performance gain with 1.2x larger active leakage power, and 1.6% larger cell area compared to the best design using high-V/sub T/ cells.
机译:具有单端检测的大型片上缓存的不同双v / sub t /设计选择的比较表明,使用双v / sub t / cell和低V / sub t /外围电路的设计是最好的,并提供10%的性能增益,与使用高V / SUB T / CELLER的最佳设计相比,具有1.2倍越大的主动漏电功率和1.6%的细胞区域。

著录项

相似文献

  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号