首页> 外文会议>International Conference on Engineering MIS >Designing a tiny and customizable TCP/IP core for low cost FPGA
【24h】

Designing a tiny and customizable TCP/IP core for low cost FPGA

机译:为低成本FPGA设计一个微小和可定制的TCP / IP核心

获取原文

摘要

The aim of this project is to develop a tiny and flexible hardware TCP/IP module. The module is so autonomous and so lightweight that can fits in low cost FPGA. In this project, the different communication layers responsible for robust and sturdy internet connectivity are investigated. Starting from a handful set of elementary idea, a customizable and basic hardware TCP/IP stack is designed. For this project, a bottom-up strategy is adopted. It starts by the Ethernet module up to the TCP unit.
机译:该项目的目的是开发一个微小而灵活的硬件TCP / IP模块。该模块是如此自主等,因此可以适合低成本FPGA。在该项目中,调查负责鲁棒和坚固的互联网连接的不同通信层。从一组少数小型思想开始,设计了一种可自定义和基本的硬件TCP / IP堆栈。对于这个项目,采用了自下而上的策略。它由以太网模块启动到TCP单元。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号