首页> 外文会议>Latin America Symposium on Circuits and System >Pseudo-Differential Time-Domain Integrator Using Charge-Based Time-Domain Circuits
【24h】

Pseudo-Differential Time-Domain Integrator Using Charge-Based Time-Domain Circuits

机译:使用基于电荷的时域电路的伪差分时域积分器

获取原文

摘要

This work proposes a pseudo-differential time-domain integrator using half-delay time-domain registers and adders relying on charge-based time-domain circuits. It is implemented using a 65-nm CMOS Technology and performs first order integration of time-domain information within the range of [4 ns, -4 ns] across temperature -40° C to 80° C. It consumes 740 µW with a supply voltage of 1.2 V at a 100 MHz clock frequency. A delay-locked-loop (DLL) based foreground calibration is used to compensate for process and temperature variations.
机译:这项工作提出了一种使用半延迟时间域寄存器和依赖于基于充电的时域电路的加法器的伪差分时域积分器。 它使用65nm CMOS技术实现,并在温度-40°C的温度-40°C范围内执行时域信息的第一顺序集成至80°C。电源消耗740μW 100 MHz时钟频率为1.2V的电压。 基于延迟锁定的环路(DLL)的前景校准用于补偿过程和温度变化。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号